发表评论取消回复
相关阅读
相关 同步十进制加法计数器设计
(1)逻辑抽象: 由分析, 共有10个有效状态, 需要![\\left \\lceil \\log(2, 10) \\right \\rceil][left _lceil _
相关 ※以一片74163(同步十六进制加法计数器)为核心部件设计可变进制(两种进制选择)计数器
题: 设计一个可控进制的计数器, 当输入控制变量M=0时工作在5进制; M=1时工作在15进制. 分析: 根据之前博客中的分析, 我们可以通过两种方法来进行设计. 设计方
相关 同步十进制加法计数器74160芯片使用方法解析
![watermark_type_ZmFuZ3poZW5naGVpdGk_shadow_10_text_aHR0cHM6Ly9ibG9nLmNzZG4ubmV0L3dlaXhp
相关 异步十六进制加法计数器(D⬆)(设计方案2)
![watermark_type_ZmFuZ3poZW5naGVpdGk_shadow_10_text_aHR0cHM6Ly9ibG9nLmNzZG4ubmV0L3dlaXhp
相关 异步十六进制加法计数器(D⬆)(设计方案1)
![watermark_type_ZmFuZ3poZW5naGVpdGk_shadow_10_text_aHR0cHM6Ly9ibG9nLmNzZG4ubmV0L3dlaXhp
相关 异步十进制加法计数器(D)
![watermark_type_ZmFuZ3poZW5naGVpdGk_shadow_10_text_aHR0cHM6Ly9ibG9nLmNzZG4ubmV0L3dlaXhp
相关 同步五进制减法计数器(JK)
![watermark_type_ZmFuZ3poZW5naGVpdGk_shadow_10_text_aHR0cHM6Ly9ibG9nLmNzZG4ubmV0L3dlaXhp
相关 同步四进制加法计数器(JK)
![watermark_type_ZmFuZ3poZW5naGVpdGk_shadow_10_text_aHR0cHM6Ly9ibG9nLmNzZG4ubmV0L3dlaXhp
相关 同步十六进制加法计数器(JK)
![watermark_type_ZmFuZ3poZW5naGVpdGk_shadow_10_text_aHR0cHM6Ly9ibG9nLmNzZG4ubmV0L3dlaXhp
相关 同步六进制加减法可逆计数器(JK)
![watermark_type_ZmFuZ3poZW5naGVpdGk_shadow_10_text_aHR0cHM6Ly9ibG9nLmNzZG4ubmV0L3dlaXhp
还没有评论,来说两句吧...